La diferencia entre la pantalla LCD TTL y la pantalla LCD LVDS
Dejar un mensaje
La diferencia entre la pantalla LCD TTL y la pantalla LCD LVDS
1. Descripción de la interfaz de pantalla TTL
La señal TTL es una señal estándar que la TFT-LCD puede reconocer, y las señales LVDS, TMDS y otras que se usan más adelante se derivan todas de su código. Dado que el nivel de la señal TTL es de aproximadamente 3 V, tiene un gran impacto en la transmisión de alta velocidad y larga distancia, y la capacidad antiinterferencias es deficiente. La interfaz LVDS posterior resolvió efectivamente este problema. Siempre que la pantalla esté por encima de XGA, generalmente se usa el método de interfaz de LVDS.
La mayoría de las primeras pantallas de 12" e inferiores son interfaces TTL de 6-bit único. Los pines de conexión en la pantalla son generalmente de 41 pines y 31 pines, y la resolución es VGA (640X48{{21 }}) SVGA (800X600). La mayoría de los pines de 12" son 41, y la resolución es Sí: 800X600, la pantalla pequeña a continuación 10″ son en su mayoría 31 pines, la resolución es 640X480, hay 22 6-líneas de señal TTL de bits en total (las menos, la electricidad y la tierra no se cuentan), son R, G, B tres colores primarios Señal, dos señales de sincronización horizontal y vertical HS, VS, una señal de reloj CK, una señal de habilitación de datos DE. Entre ellos, las tres señales de color primario de R, G y B tienen diferentes números de líneas de datos según el número de dígitos de la pantalla, y hay 6 bits. La línea de señal de la pantalla de 6- bits es: R0 ~R5, G0~G5, B0~B5. La línea de señal de la pantalla de bits 8-es: R0~R7, G0~G7, B0~B7. Tres señales de color primario Es una señal de color, la mala ubicación causará confusión de color, y las otras 4 (HS, VS, DE, CK) son señales de control, y la conexión incorrecta hará que la pantalla no se ilumine. No se puede mostrar normalmente.
2. LVDS (señal diferencial baja)
Su principio de funcionamiento es: la señal TTL de entrada está codificada por un chip dedicado en una señal LVDS. Una pantalla de un solo {{0}}bit tiene 4 conjuntos de diferenciales (3 conjuntos de datos, 1 conjunto de reloj), y una pantalla de un solo 8-bit tiene 5 conjuntos de diferenciales (4 conjuntos de datos, 1 juego de reloj). La señal se define como: D0-, D0 más|D1-, D1 más|D2-, D2 más|CK-, CK plus|D3-, D3 plus, si es una pantalla de un solo 6-bit, no hay D3-, D3 plus grupo de datos. La pantalla LVDS también es una pantalla TTL en el análisis final, porque el nivel de señal de LVDS es de aproximadamente 1 V, y la interferencia entre la línea - y la línea positiva pueden cancelarse entre sí, y la capacidad anti-interferencia es fuerte, que es muy adecuado para pantallas de alta resolución.
Debido a que la resolución de algunas pantallas de alta resolución es demasiado alta, se ve abrumada solo por la transmisión LVDS unidireccional, por lo que se utilizan interfaces LVDS de dos canales para reducir la tasa de cada canal de LVDS y mejorar la estabilidad de la señal. Las pantallas duales 6-bit son 8 grupos de diferencia (6 grupos de datos, 2 grupos de relojes), las pantallas dobles de 8 bits son 10 grupos de diferencias (8 grupos de datos, 2 grupos de relojes).
Por lo general, en la pantalla de interfaz LVDS, en su mayoría enchufes planos. 14P, 20P, 30P, y también hay 21P de doble fila. 14P admite teóricamente (6 simples, 8 simples) pantalla de bits, 20P, 21P admite teóricamente (6 simples, 8 simples, 6 dobles) pantalla de bits, 30P es posible
En comparación con las pantallas TTL, las pantallas LVDS son mucho más sencillas. Es mucho más fácil de medir y estimar. La interfaz de LVDS se puede medir con un multímetro. Primero encuentre el suelo, luego encuentre la fuente de alimentación. La fuente de alimentación está junto con el fusible, y luego la señal. Las señales de la pantalla LVDS están en pares. La resistencia es de 100 ohmios, generalmente (-, más, GND). La dificultad es identificar si el reloj está antes o después de los datos.







